Reduced Instruction Set Computer (RISC)

RISC ist eine Konstruktionsweise von Prozessoren, für die ein relativ kleiner Befehlssatz zur Verfügung steht, um die Verarbeitungskapazität und -geschwindigkeit zu verbessern. RISC beruht auf der Überlegung, dass die meisten Anweisungen, die ein Computer dekodiert und verarbeitet, relativ einfach sind. Die RISC-Architektur beschränkt die in einem Prozessor verfügbaren Anweisungen auf ein Mindestmaß. Die implementierten Anweisungen werden so optimiert, dass sie sehr schnell, in der Regel während eines Taktzyklus', ausgeführt werden können. RISC-Prozessoren führen einfache Anweisungen schneller aus als andere Prozessoren, die über einen größeren Befehlssatz verfügen. Bei der Verarbeitung von komplexen Anweisungen sind sie allerdings lamgsamer als die vielseitigen CISC-Prozessoren (Complex Instruction Set Computing), da die komplexen Anweisungen in eine Vielzahl von einzelnen Anweisungen aufgebrochen werden müssen, bevor sie vom RISC-Prozessor ausgeführt werden können.




Zurück